74HC/1是高速硅栅CMOS器件并且与低功耗肖特基TTL(LSTTL)引脚兼容。它们符合JEDEC标准No. 7A。
74HC/HCT161是同步可预设二进制计数器,具有一个内部超前进位,可用于高速计数。
在时钟(CP)正沿上同时对所有触发器计时可实现同步操作。
计数器的输出(Q0至Q3)可预设为高电平或低电平。并行使能输入(PE)的低电平可禁用计数动作并使数据输入(D0至D3)处的数据加载到时钟正沿的计数器内(如果满足PE的建立和保持时间要求)。预设发生在计数使能输入(CEP和CET)处,不受电平的影响。
主复位输入(MR)的低电平可将触发器(Q0至Q3)的所有四个输出设置为低电平,不受CP、PE、CET和CEP输入处的电平影响(从而提供异步清零功能)。
超前进位可简化计数器的串行级联。两种计数使能输入(CEP和CET)必须为高电平才能计数。CET输入为前馈以使能终端计数输出(TC)。因此使能的TC输出会产生持续时间与Q0的高电平输出相似的高电平输出脉冲。该脉冲可用于使能下一个级联级。
级联计数器的最大时钟频率由CP到TC的传输延迟以及CEP到CP的建立时间根据以下方程来确定;
fmax= (1) / (tP(max)(CP to TC) + tSU(CEP to CP) )
产品特点 Features
|
应用
功能框图 |
| 型号 | 订购码 (12NC) | 可订购的器件编号 | 产品状态 | 封装 |
| 74HC161N | 9336 693 70652 | 74HC161N,652 | 量产 | DIP16 (SOT38-4) |
| 型号 | 订购码 (12NC) | 可订购的器件编号 | 化学成分 |
| 74HC161N | 9336 693 70652 | 74HC161N,652 | 74HC161N |
| 档案名称 | 标题 | 类型 | 格式 |
| 74HC161N | Presettable synchronous 4-bit binary counter; asynchronous reset | Data sheet | |
| AN11044 | Pin FMEA 74HC/74HCT family | Application note | |
| AN240 | Interfacing 3 Volt and 5 Volt Applications | Application note | |
| AN11009 | Pin FMEA for LVC family | Application note | |
| AN10161 | PicoGate Logic footprints | Application note | |
| AN11052 | Pin FMEA for AUP family | Application note | |
| AN10156 | Sorting through the low voltage logic maze | Application note | |
| AN203 | Test Fixtures for High Speed Logic | Application note | |
| AN243 | LVT (Low Voltage Technology) and ALVT (Advanced LVT) | Application note | |
| AN246 | Transmission Lines and Terminations with Philips Advanced Logic Families | Application note |