AD9572是一款多输出时钟发生器,具有两个片内PLL内核,针对包括以太网接口的光纤通道线路卡应用进行了优化。整数N分频PLL设计基于ADI公司成熟的高性能、低抖动频率合成器系列,可实现网络的最高性能。这款器件也适合相位噪声和抖动要求严格的其它应用。 应用 光纤通道线路卡、交换机和路由器 支持千兆以太网/PCIe 低抖动、低相位噪声时钟产生
PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、低相位噪声压控振荡器(VCO)、预编程的反馈分频器和输出分频器组成。通过将一个外部晶振或参考时钟连接到REFCLK引脚,可以将最高156.25 MHz的频率锁定至输入参考。每个输出分频比和反馈分频比针对所要求的输出速率进行预编程。
第二个PLL也用作整数N分频频率合成器,并驱动两个LVPECL或LVDS输出缓冲器以支持106.25 MHz频率。无需外部环路滤波器,从而节省宝贵的设计时间和电路板空间。
AD9572提供40引脚6 mm × 6 mm、LFCSP封装,可以采用3.3 V单电源供电。温度范围为−40°C至+85°C。
产品特点和性能优势均方根抖动:167 fs(0.637 MHz至10 MHz, 106.25 MHz) 均方根抖动:178 fs(1.875 MHz至20 MHz, 156.25 MHz) 125 MHz输入晶振或25 MHz时钟频率) | 时钟与定时射频和微波IBIS模型 |
文档 | 备注 |
AD9572: Fiber Channel/Ethernet Clock Generator IC, PLL Core, Dividers, 7 Clock Outputs Data Sheet (Rev. B) | PDF 415 kB |
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|---|---|---|---|---|---|
AD9572ACPZLVD 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | OTH 490 | -40 至 85至 | 6 | 5.1 | Y |
AD9572ACPZLVD-R7 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 750 | -40 至 85至 | 6 | 5.1 | Y |
AD9572ACPZLVD-RL 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 2500 | -40 至 85至 | 0 | 5.1 | Y |
AD9572ACPZPEC 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | OTH 490 | -40 至 85至 | 6 | 5.1 | Y |
AD9572ACPZPEC-R7 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 750 | -40 至 85至 | 6 | 5.1 | Y |
AD9572ACPZPEC-RL 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 2500 | -40 至 85至 | 0 | 5.1 | Y |
产品型号 | 描述 | 美金报价 | RoHS |
---|---|---|---|
AD9572-EVALZ-LVD | Evaluation Board | 250 | Y |
AD9572-EVALZ-PEC | Evaluation Board | 581.9 | Y |