HMC987LP5E 1:9扇出缓冲器设计用于低噪声时钟分配。 该器件旨在生成上升/下降时间小于100 ps的相对方波输出。 HMC987LP5E具有低偏斜和抖动输出以及快速上升/下降时间,从而可以控制混频器、ADC/DAC或SERDES器件等下游电路的低噪声开关功能。 这些应用中,当时钟网络带宽足够宽并允许方波切换时,噪底尤为重要。 HMC987LP5E的输出以2 GHz驱动,其噪底为-166 dBc/Hz,相当于0.6 asec/rtHz抖动密度,或8 GHz带宽内的50 fs。
输入级可单端或差分驱动,可采用多种信号格式(CML、LVDS、LVPECL或CMOS),以及交流或直流耦合。 输入级同样具有可调输入阻抗。 该器件集成带有可调摆幅/功率电平的8路LVPECL输出和1路CML输出,步进为3 dB。
各输出级可以通过硬件控制引脚或串行端口接口的控制使能或禁用,以便在不需要时节省电能。
应用
产品特点和性能优势
| 高速逻辑产品IBIS模型
|
文档 | 备注 |
HMC987 Data Sheet | PDF 1.74 M |
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|---|---|---|---|---|---|
HMC987LP5E 量产 | 32 ld QFN (5x5mm w/3.651mm ep) | OTH 50 | -40 至 85至 | 10.64 | 8.61 | Y |
HMC987LP5ETR 量产 | 32 ld QFN (5x5mm w/3.651mm ep) | REEL 500 | -40 至 85至 | 10.64 | 8.61 | Y |
产品型号 | 描述 | 美金报价 | RoHS |
---|---|---|---|
EKIT01-HMC987LP5E | Evaluation Board - HMC987LP5E Evaluation Kit | 876.61 | Y |
EVAL01-HMC987LP5E | Evaluation Board - HMC987LP5E Evaluation PCB | 500.07 | Y |