74AHCT273PW: 带复位功能的八频D型触发器;正沿触发器

74AHC273;74AHCT273是高速硅栅CMOS器件并且与低功耗肖特基TTL(LSTTL)引脚兼容。它符合JEDEC标准No. 7-A。

74AHC273;74AHCT273具有带单独D输入和Q输出的八个边沿触发D类触发器。

通用时钟(CP)和主复位(MR)同时输入、加载和复位(清零)所有触发器。

在时钟从低到高转换前的某个建立时间,每个D输入状态都会被传输到相应的触发器输出(Qn)。

通过MR输入上的低电平,所有输出都会被强制为不受时钟或数据输入影响的低电平。

该器件对于仅需要真正输出,并且时钟和主复位常用于所有存储元件的应用非常有用。

74AHCT273PW: 产品结构框图
Outline 3d SOT360-1
数据手册 (1)
名称/描述Modified Date
Octal D-type flip-flop with reset; positive-edge trigger (REV 3.0) PDF (104.0 kB) 74AHC_AHCT273 [English]13 May 2008
应用说明 (5)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
Ground and VCC Bounce of High-Speed Integrated Circuits (REV 1.0) PDF (25.0 kB) AN223 [English]13 Mar 2013
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English]13 Mar 2013
Pin FMEA for AHC/AHCT family (REV 1.0) PDF (52.0 kB) AN11106 [English]04 Nov 2011
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 20 leads; body width 4.4 mm (REV 1.0) PDF (304.0 kB) SOT360-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP20; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 4.0) PDF (225.0 kB) SOT360-1_118 [English]15 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态FamilyVCC (V)功能说明Logic switching levelsOutput drive capability (mA)Package versiontpd (ns)fmax (MHz)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74AHCT273PWActiveAHC(T)4.5 - 5.5D-type flip-flopsTTL enabledTTL+/- 8SOT360-14120low-40~1251004.644.7TSSOP2020
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74AHCT273PWSOT360-1SSOP-TSSOP-VSO-WAVEReel 13" Q1/T1Active74AHCT273PW,118 (9352 635 91118)AHCT27374AHCT273PWweek 7, 200584.96.621.51E811
Bulk PackActive74AHCT273PW,112 (9352 635 91112)AHCT27374AHCT273PWweek 7, 200584.96.621.51E811
Octal D-type flip-flop with reset; positive-edge trigger 74AHCT273PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Ground and VCC Bounce of High-Speed Integrated Circuits 74ALVC164245DGG-Q100
Live Insertion Aspects of Philips Logic Families 74HC_T_245_Q100
Pin FMEA for AHC/AHCT family 74AHC_T_245_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
ahct273 IBIS model 74AHCT273PW
SOT360-1 LPC1112FDH20
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
Reel 13" Q1/T1 LPC824M201JDH20
74HC_T_273
PCA9634