74HC40103PW: 8位同步二进制下行计数器
74HC40103是高速硅栅CMOS器件,与“4000B”系列的“40103”针脚兼容。74HC40103符合JEDEC标准no. 7A。
74HC40103由带单路输出的一个8位同步下行计数器组成,其在内部计数为零时处于激活状态。74HC40103包含一个单路8位二进制计数器,具有控制输入,可使能或禁用时钟(CP)、将计数器清零到其最大计数以及同步或异步预设计数器。所有控制输入和终端计数输出(TC)都为低电平有效逻辑。
正常工作时,计数器在时钟(CP)每次正向跃迁时递减一个计数。终端使能输入(TE)为高电平时,计数会被抑制。如果TE为低电平,当计数达到零时,终端计数输出(TC)会转至低电平,并在整个时钟期间保持低电平。
同步预设使能输入(PE)为低电平时,无论TE的状态如何,预加输入(P0至P7)上的数据都会在下一次正向时钟跃迁时被计入计数器。异步预设使能输入(PL)为低电平时,无论PE、TE或CP的状态如何,预加输入(P0至P7)上的数据都会被异步强制输入计数器。预加输入(P0至P7)出现在单个8位二进制字上。
主复位输入(MR)为低电平时,无论任何其他输入的状态如何,计数器都会被异步清零到其最大计数(十进制255)。
在零计数时,如果除TE外的所有控制输入都为高电平,则计数器会跳至最高计数,提供256个时钟脉冲长的计数序列。
74HC40103可在同步或纹波模式中使用TE输入和TC输出级联。
Outline 3d SOT403-1
数据手册 (1)
应用说明 (2)
用户指南 (1)
名称/描述 | Modified Date |
---|
HC/T User Guide (REV 1.0) PDF (508.0 kB) HCT_USER_GUIDE [English] | 01 Nov 1997 |
封装信息 (1)
包装 (1)
支持信息 (1)
订购信息
型号 | 状态 | Family | 功能 | VCC (V) | 说明 | Output drive capability (mA) | Logic switching levels | Package version | tpd (ns) | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|
74HC40103PW | Active | HC(T) | Binary counters/timers | 2.0 - 6.0 | 8-bit synchronous binary down counter | +/- 5.2 | CMOS | SOT403-1 | 15 | low | -40~125 | 91 | 1.0 | 15.8 | TSSOP16 | 16 |
封装环保信息
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|
74HC40103PW | | SOT403-1 | SSOP-TSSOP-VSO-WAVE | Reel 13" Q1/T1 | Active | 74HC40103PW,118
(9351 896 20118) | HC40103 | 74HC40103PW | | week 10, 2005 | 84.9 | 6.62 | 1.51E8 | 1 | 1 |
Bulk Pack | Active | 74HC40103PW,112
(9351 896 20112) | HC40103 | 74HC40103PW | | week 10, 2005 | 84.9 | 6.62 | 1.51E8 | 1 | 1 |