74HC/1是高速硅栅CMOS器件,与低功耗肖特基TTL (LSTTL)针脚兼容。其规格符合JEDEC标准no. 7A。
74HC/HCT42解码器接受四个高电平有效BCD输入,提供10个互斥低电平有效输出。该低电平有效输出通过低电平有效使能可加快对其他MSI电路的寻址。
“42”的逻辑设计可确保大于九的二进制代码应用到输入端时所有输出都为高电平。
“42”用作8选1解码器时,最高有效输入(A3)可产生有用的抑制功能。A3输入还可用作8输出解复用器应用中的数据输入。
名称/描述 | Modified Date |
---|---|
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English] | 13 Mar 2013 |
Pin FMEA 74HC/74HCT family (REV 1.0) PDF (51.0 kB) AN11044 [English] | 16 Mar 2011 |
名称/描述 | Modified Date |
---|---|
HC/T User Guide (REV 1.0) PDF (508.0 kB) HCT_USER_GUIDE [English] | 01 Nov 1997 |
名称/描述 | Modified Date |
---|---|
plastic small outline package; 16 leads; body width 3.9 mm (REV 1.0) PDF (192.0 kB) SOT109-1 [English] | 08 Feb 2016 |
名称/描述 | Modified Date |
---|---|
Footprint for reflow soldering (REV 1.0) PDF (9.0 kB) SO-SOJ-REFLOW [English] | 08 Oct 2009 |
Footprint for wave soldering (REV 1.0) PDF (8.0 kB) SO-SOJ-WAVE [English] | 08 Oct 2009 |
型号 | 状态 | Family | VCC (V) | 功能 | Logic switching levels | 说明 | Output drive capability (mA) | Package version | tpd (ns) | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74HC42D | Active | HC(T) | 2.0 - 6.0 | Decoders/demultiplexers | CMOS | BCD to decimal decoder (1-of-10) | +/- 5.2 | SOT109-1 | 17 | low | -40~125 | 73 | 1.1 | 31 | SO16 | 16 |
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74HC42D | SOT109-1 | SO-SOJ-REFLOW
SO-SOJ-WAVE SO-SOJ-REFLOW SO-SOJ-WAVE | Reel 13" Q1/T1 CECC | Active | 74HC42D,653 (9337 148 60653) | 74HC42D | 74HC42D | week 6, 2004 | 84.9 | 6.62 | 1.51E8 | 1 | 1 | ||
Bulk Pack, CECC | Active | 74HC42D,652 (9337 148 60652) | 74HC42D | 74HC42D | week 6, 2004 | 84.9 | 6.62 | 1.51E8 | 1 | 1 |