74HCT4046ADB: 锁相环,具有VCO
74HC/74HCT4046是高速硅栅CMOS器件,与“4000B”系列的“4046”针脚兼容。其规格符合JEDEC标准no. 7A。
74HC/HCT4046A是锁相环电路,由一个线性电压控制振荡器(VCO)和三个带通用信号输入放大器和通用比较器输入的不同相位比较器(PC1、PC2和PC3)组成。
信号输入可以直接耦合到大电压信号,或间接耦合(带串联电容)到小电压信号。自偏置输入电路将小电压信号保持在输入放大器的线性区域内。凭借无源低通滤波器,“4046A”形成了一个二阶环路PLL。通过使用线性运算放大器技术可实现出色的VCO线性度。
VCO要求一个外部电容C1(介于C1A和C1B之间)和一个外部电阻R1(介于R1和GND之间)或两个外部电阻R1和R2(介于R1和GND以及R2和GND之间)。电阻R1和电容C1可确定VCO的频率范围。电阻R2可使VCO具有频率偏移(如果需要)。
通过向设计师提供各种电阻/电容范围,VCO的高输入阻抗可简化低通滤波器的设计。为了不加载该低通滤波器,在针脚10 (DEMOUT)处提供VCO输入电压的解调器输出。与DEMOUT电压比VCO输入电压低一个阈值电压的传统技术相比,该技术中的DEMOUT电压与VCO输入的电压相等。如果使用DEMOUT,负载电阻(RS)应该从DEMOUT连接到GND;如果不使用,DEMOUT应当处于开路状态。VCO输出(VCOOUT)可以直接连接到比较器输入(COMPIN),或通过分频器连接。如果将VCO输入保持在恒定的直流电平处,则VCO输出信号具有50%的占空因数(最大预期偏差1%)。禁止输入(INH)的低电平可使能VCO和解调器,而高电平则可将这两者都关断以最大限度降低待机功耗。
HC与HCT版本之间的唯一区别是INH输入的输入电平规范。该输入可禁用VCO部分。比较器的各部分相同,因此HC和HCT版本之间的SIGIN(针脚14)或COMPIN(针脚3)输入没有区别。
74HCT4046ADB: 产品结构框图
Outline 3d SOT338-1
数据手册 (1)
应用说明 (2)
用户指南 (1)
名称/描述 | Modified Date |
---|
HC/T User Guide (REV 1.0) PDF (508.0 kB) HCT_USER_GUIDE [English] | 01 Nov 1997 |
选型工具指南 (2)
封装信息 (1)
支持信息 (2)
订购信息
型号 | 状态 | Family | 功能 | VCC (V) | Logic switching levels | 说明 | Output drive capability (mA) | Package version | tpd (ns) | fmax (MHz) | Power dissipation considerations | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|
74HCT4046ADB | Active | HC(T) | Phase locked loops | 4.5 - 5.5 | TTL | TTL enabled | +/- 4 | SOT338-1 | 23 | 19 | low | 148 | 42.0 | | SSOP16 | 16 |
封装环保信息