74LVC10A提供三个3输入与非功能。
输入可通过3.3 V或5 V器件进行驱动。该特性允许将这些器件用作混合3.3 V和5 V应用中的转换器。
名称/描述 | Modified Date |
---|---|
Triple 3-input NAND gate (REV 5.0) PDF (113.0 kB) 74LVC10A [English] | 15 Dec 2011 |
名称/描述 | Modified Date |
---|---|
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English] | 13 Mar 2013 |
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English] | 13 Mar 2013 |
Pin FMEA for LVC family (REV 1.0) PDF (44.0 kB) AN11009 [English] | 04 Feb 2011 |
Power considerations when using CMOS and BiCMOS logic devices (REV 1.0) PDF (100.0 kB) AN263 [English] | 05 Feb 2002 |
Interfacing 3 Volt and 5 Volt Applications (REV 1.0) PDF (63.0 kB) AN240 [English] | 15 Sep 1995 |
名称/描述 | Modified Date |
---|---|
plastic dual in-line compatible thermal enhanced very thin quad flat package; no leads; 14 terminals; body 2.5 x 3 x... (REV 1.0) PDF (187.0 kB) SOT762-1 [English] | 08 Feb 2016 |
名称/描述 | Modified Date |
---|---|
Standard product orientation 12NC ending 115 (REV 3.0) PDF (108.0 kB) SOT762-1_115 [English] | 09 Apr 2013 |
型号 | 状态 | Family | VCC (V) | 功能 | 类型 | 说明 | Logic switching levels | Package version | Output drive capability (mA) | tpd (ns) | fmax (MHz) | No of bits | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LVC10ABQ | Active | LVC | 1.2 - 3.6 | NAND gates | NAND gates | triple 3-input NAND gate | CMOS/LVTTL | SOT762-1 | +/- 24 | 3.9 | 150 | 3 | low | -40~125 | 108 | 22.5 | 76 | DHVQFN14 | 14 |
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LVC10ABQ | SOT762-1 | Reel 7" Q1/T1 | Active | 74LVC10ABQ,115 (9352 735 92115) | VC10A | 74LVC10ABQ | Always Pb-free | 123.8 | 3.87 | 2.58E8 | 1 | 1 |