74LVC16373ADGG: 16位D型透明锁存器,具有5 V容压输入/输出;3态

74LVC16373A和74LVCH16373A是16位D型穿透锁存器,具有适用于每个锁存器的单独D型输入以及总线保持(74LVCH16373A)和适合总线应用的3态输出。每个八位部分都提供一个锁存使能(LE)输入和一个输出使能(OE)。输入可通过3.3 V或5 V器件进行驱动。禁用时,可以向输出施加高达5.5 V的电压。这些特性允许将这些器件用于混合3.3 V和5 V应用。

该器件由八个带3态真正输出的D型穿透锁存器的两个部分组成。LE为高电平时,Dn输入处的数据会输入锁存器。在这种情况下,锁存器是穿透的,即每当与锁存输出对应的D输入发生变化时,锁存输出就会随之变化。锁存器存储LE从高电平跃迁至低电平前的一个设置时间 (tsu) 在D输入处出现的信息。OE为低电平时,八个锁存器的内容可在输出上获取。OE为高电平时,输出转为高阻抗关断状态。OE输入的操作不会影响锁存器的状态。数据输入上的总线保持无需使用外部上拉电阻来保持未使用的输入。

74LVC16373ADGG: 产品结构框图
Outline 3d SOT362-1
数据手册 (1)
名称/描述Modified Date
16-bit D-type transparant latch with 5 V tolerant inputs/outputs; 3-state (REV 8.0) PDF (207.0 kB) 74LVC_LVCH16373A [English]06 Jan 2014
应用说明 (6)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
A metastability primer (REV 1.0) PDF (40.0 kB) AN219 [English]13 Mar 2013
Pin FMEA for LVC family (REV 1.0) PDF (44.0 kB) AN11009 [English]04 Feb 2011
Power considerations when using CMOS and BiCMOS logic devices (REV 1.0) PDF (100.0 kB) AN263 [English]05 Feb 2002
Interfacing 3 Volt and 5 Volt Applications (REV 1.0) PDF (63.0 kB) AN240 [English]15 Sep 1995
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 48 leads; body width 6.1 mm (REV 1.0) PDF (467.0 kB) SOT362-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP48; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 5.0) PDF (242.0 kB) SOT362-1_118 [English]15 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态Family功能VCC (V)Logic switching levels说明Package versionOutput drive capability (mA)tpd (ns)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LVC16373ADGGActiveLVCLatches/registered drivers1.2 - 3.6TTL16-bit D-type transparent latch (3-state)SOT362-1+/- 24316low-40~125822.037TSSOP4848
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LVC16373ADGGSOT362-1SSOP-TSSOP-VSO-WAVEBulk PackActive74LVC16373ADGG,112 (9352 351 70112)LVC16373A74LVC16373ADGGAlways Pb-free123.83.872.58E811
Reel 13" Q1/T1Active74LVC16373ADGG,118 (9352 351 70118)LVC16373A74LVC16373ADGGAlways Pb-free123.83.872.58E811
Reel 13" Q1/T1 in DrypackWithdrawn74LVC16373ADGG,518 (9352 351 70518)LVC16373A74LVC16373ADGGweek 14, 2005123.83.872.58E822
16-bit D-type transparant latch with 5 V tolerant inputs/outputs; 3-state 74LVC16373ADL
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
A metastability primer 74AHC573PW
Pin FMEA for LVC family 74LVC1G123_Q100
Power considerations when using CMOS and BiCMOS logic devices 74AHCT244PW
Interfacing 3 Volt and 5 Volt Applications 74LVC377PW
lvc163 IBIS model 74LVC163PW
lvc16373a IBIS model 74LVC16373ADL
plastic thin shrink small outline package; 48 leads; body width 6.1 mm 74LVC_H_16245A_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
TSSOP48; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... 74LVC_H_16245A_Q100
74LVC_H_16373A
74LVTN16245B