74LVC16374ABX: 16位边沿触发D型触发器;5 V容压(三态)

74LVC16374A和74LVCH16374A是16位边沿触发式触发器,具有用于每个触发器总线保持(仅74LVCH16374A)的独立D类输入以及用于总线应用的三态输出。它由八个正沿触发式触发器的两部分组成。每个八路器件都具有一个时钟输入(nCP)和一个输出使能(nOE)。

触发器会存储它们各自的D输入状态,满足时钟(CP)从低到高转换的建立和保持时间要求。

引脚nOE为低电平时,触发器的内容在输出处可用。引脚nOE为高电平时,输出会进入高阻抗关断状态。输入nOE的操作不会影响触发器的状态。

输入可从3.3 V器件或5 V器件驱动。禁用时,输出上最多可施加5.5 V的电压。这些特性允许在3.3 V和5 V混合电压应用中使用这些器件。

总线保持数据输入无需用外部上拉电阻来保持闲置输入。

74LVC16374ABX: 产品结构框图
sot1134-2_3d
数据手册 (1)
名称/描述Modified Date
16-bit edge-triggered D-type flip-flop; 5 V tolerant; 3-state (REV 11.0) PDF (138.0 kB) 74LVC_LVCH16374A [English]16 Jan 2013
应用说明 (2)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
手册 (1)
名称/描述Modified Date
Low voltage CMOS family - LVC (REV 1.0) PDF (2.6 MB) 75017668 [English]10 Jul 2015
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic compatible thermal enhanced extremely thin quad flat package; no leads (REV 1.1) PDF (217.0 kB) SOT1134-2 [English]10 Jun 2016
IBIS
订购信息
型号状态Family功能VCC (V)Logic switching levels说明Output drive capability (mA)Package versiontpd (ns)fmax (MHz)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LVC16374ABXActiveLVCD-type flip-flops1.2 - 3.6CMOS/LVTTLpositive-edge trigger (3-state)+/- 24SOT1134-23.8150low-40~125HXQFN60U60
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LVC16374ABXSOT1134-2Reel 13" Q1/T1 in DrypackActive74LVC16374ABX,518 (9352 958 72518)LVC16374A74LVC16374ABXAlways Pb-free123.83.872.58E822
16-bit edge-triggered D-type flip-flop; 5 V tolerant; 3-state 74LVC16374ADL
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Low voltage CMOS family - LVC 74LVC_H_245A_Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
lvc163 IBIS model 74LVC163PW
lvc16374a IBIS model 74LVC16374ADL
SOT1134-2 74LVC16374ABX
74AVCM162836DGG
74LVTN16245B