74LVC1G17提供带施密特触发器输入的缓冲器功能。该器件能够将缓慢变化的输入信号转换成清晰的输出。
输入可通过3.3 V或5 V器件进行驱动。该特性允许在混合3.3 V和5 V环境中使用该器件。
该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。
名称/描述 | Modified Date |
---|---|
Single Schmitt trigger buffer (REV 10.0) PDF (362.0 kB) 74LVC1G17 [English] | 29 Jun 2012 |
名称/描述 | Modified Date |
---|---|
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English] | 13 Mar 2013 |
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English] | 13 Mar 2013 |
MicroPak soldering information (REV 2.0) PDF (245.0 kB) AN10343 [English] | 30 Dec 2010 |
名称/描述 | Modified Date |
---|---|
plastic thermal enhanced extremely thin small outline package; no leads; 5 terminals (REV 1.0) PDF (199.0 kB) SOT1226 [English] | 08 Feb 2016 |
名称/描述 | Modified Date |
---|---|
X2SON5; Reel pack SMD 7" Q3/T4 standard product orientation Orderable part number ending ,125 or H Ordering... (REV 1.0) PDF (97.0 kB) SOT1226_125 [English] | 09 Aug 2016 |
名称/描述 | Modified Date |
---|---|
MAR_SOT1226 Topmark (REV 1.0) PDF (35.0 kB) MAR_SOT1226 [English] | 03 Jun 2013 |
型号 | 状态 | Family | 功能 | VCC (V) | Logic switching levels | 说明 | Output drive capability (mA) | Package version | fmax (MHz) | tpd (ns) | No of bits | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LVC1G17GX | Active | LVC | Schmitt-triggers | 1.65 - 5.5 | CMOS/LVTTL | single buffer Schmitt-trigger | +/- 32 | SOT1226 | 175 | 3 | 1 | low | -40~125 | 345 | 110.2 | 211 | X2SON5 | 5 |
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LVC1G17GX | SOT1226 | Reel 7" Q3/T4, Reverse | Active | 74LVC1G17GX,125 (9352 983 79125) | VJ | 74LVC1G17GX | Always Pb-free | 123.8 | 3.87 | 2.58E8 | 1 | 1 |