HEF40106BTT: 十六进制反相施密特触发器

HEF40106B提供六个反相缓冲器。每个输入都有一个施密特触发器电路。反相缓冲器针对正向和负向信号在不同点进行切换。正电压(VT+)和负电压(VT-)之差定义为迟滞电压(VH)。

HEF40106B可用于增强抗噪性或缓慢“整形”变化的波形。

其工作电压为建议的3 V至15 V的VDD电源电压,以VSS(通常为地)为参考。未使用的输入必须连接到VDD、VSS或另一个输入。

HEF40106BTT: 产品结构框图
Outline 3d SOT402-1
数据手册 (1)
名称/描述Modified Date
Hex inverting Schmitt trigger (REV 8.0) PDF (177.0 kB) HEF40106B [English]10 Dec 2015
应用说明 (1)
名称/描述Modified Date
Pin FMEA HEF4000 family (REV 2.0) PDF (30.0 kB) AN11051 [English]21 Aug 2015
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 14 leads; body width 4.4 mm (REV 1.0) PDF (285.0 kB) SOT402-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP14; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 1.0) PDF (217.0 kB) SOT402-1_118 [English]08 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
订购信息
型号状态Family功能VCC (V)Logic switching levels说明Package versionOutput drive capability (mA)tpd (ns)fmax (MHz)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
HEF40106BTTActiveHEF4000BSchmitt-triggers4.5 - 15.5CMOShex inverter Schmitt-triggerSOT402-1+/- 2.430106medium-40~851407.561761061946966.4285044247788TSSOP1414
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
HEF40106BTTSOT402-1SSOP-TSSOP-VSO-WAVEReel 13" Q1/T1ActiveHEF40106BTT,118 (9352 702 76118)HF40106HEF40106BTTweek 10, 200575.32.993.34E811
Bulk PackActiveHEF40106BTT,112 (9352 702 76112)HF40106HEF40106BTTweek 10, 200575.32.993.34E811
Hex inverting Schmitt trigger HEF40106BTT
Pin FMEA HEF4000 family HEF4894B_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
plastic thin shrink small outline package; 14 leads; body width 4.4 mm 74LV164_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
TSSOP14; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... 74LV164_Q100
HEF40106B
74LV164