AD800 和 AD802 采用二阶锁相环结构,对不归零(NRZ)数据执行时钟恢复和数据重定时。这种结构可支持20 Mbps至160 Mbps范围内的数据速率。此处所述的产品规定以标准电信比特率工作。AD800-45和AD800-52分别支持45 Mbps DS-3和52 Mbps STS-1。AD802-155支持155 Mbps STS-3或STM-1。与其它基于PLL的时钟恢复电路不同,这些器件不需要前同步码或外部VCXO来锁定输入数据。电路利用两个控制环路采集频率和相位锁定。首先由频率采集控制环路采集输入数据的时钟频率,然后由锁相环采集输入数据的相位,并确保输出信号相位跟踪输出数据相位的变化。电路的环路阻尼取决于用户所选电容的值;它决定抖动峰值和性能,并影响采集时间。
这些器件的抖动峰值为0.08 dB;当阻尼系数为5时,可以在4 X 105 位周期内锁定随机或加扰数据。在采集过程中,鉴频器提供一个频率采集(FRAC)信号,指示器件尚未锁定输入数据。此信号是一系列脉冲,出现在输入数据与同步时钟信号之间的周跳点。一旦电路采集到频率锁定,FRAC输出就不会出现脉冲。器件中内置经过精密调整的VCO,不需要用于设置中心频率的外部器件,从而也不需要对这些器件进行调整。无输入数据时,VCO提供器件中心频率±20%范围内的时钟输出。取得专利的鉴相器具有出色的性能,因而AD800和AD802几乎没有码抖动。总环路抖动为20°峰峰值。抖动带宽由掩模可编程小数环路带宽决定。AD800用于90 Mbps以下的数据速率,标称环路带宽为中心频率的0.1%。AD802用于90 Mbps以上的数据速率,环路带宽为中心频率的0.08%。所有器件均采用+5 V或-5.2 V单电源供电。
技术特性
|
功能框图技术指标
|
产品型号 | 封装 | 引脚 | 温度范围 | 包装和数量 | 报价*(100-499) | 报价*1000 pcs | RoHS |
---|---|---|---|---|---|---|---|
AD800-52BR 产品状态: 量产 | 20 ld SOIC - Wide | 20 | 工业 | Tube, 37 | $ 24.79 | $ 22.09 | N 材料信息 |
AD800-52BRRL 产品状态: 量产 | 20 ld SOIC - Wide | 20 | 工业 | Reel, 1000 | $ 0.00 | $ 0.00 | N 材料信息 |
AD800-52BRZ 产品状态: 量产 | 20 ld SOIC - Wide | 20 | 工业 | Tube, 37 | $ 21.21 | $ 18.90 | Y 材料信息 |
AD800-52BRZRL 产品状态: 量产 | 20 ld SOIC - Wide | 20 | 工业 | Reel, 1000 | - | - | Y 材料信息 |