AD9511: 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9511 提供多路输出时钟分配功能,并集成一个片内锁相环(PLL)内核。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。3路独立的LVPECL时钟输出和2路LVDS时钟输出工作频率分别为1.2 GHz和800 MHz。可选的CMOS时钟输出工作频率为250 MHz。PLL部分由可编程参考分频器(R)、低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)和可编程反馈分频器(N)组成。将外部VCXO或VCO连接到CLK2和CLK2B引脚时,最高达1.6 GHz的PLL输出频率可以与输入参考REFIN同步。时钟分配部分提供LVPECL输出和可编程为LVDS或CMOS的输出。每路输出都有一个可编程分频器,可以旁路该分频器或者设置最高32的整数分频比。
用户可以通过各分频器改变一路时钟输出相对于其它时钟输出的相位,这种相位选择功能可用于时序粗调。一路输出还提供可编程延迟特性,具有最长10 ns的用户可选满量程延迟值。该精调延迟模块通过一个5位字进行编程,提供32个可用的延迟时间供用户选择。AD9511非常适合数据转换器时钟应用,利用亚皮秒抖动编码信号,可实现最佳的转换器性能。AD9511提供48引脚LFCSP封装,额定温度范围为-40°C至+85°C,可以采用3.3 V单电源供电。如果用户希望扩展外部VCO的电压范围,可以利用最高达5.5V的电荷泵电源VCP。
技术特性
- 锁相环(PLL)内核
参考输入频率达250 MHz
可编程双模预分频器
可编程电荷泵(CP)电流
独立的CP电源(VCP)可扩展调整范围
- 两路1.6 GHz差分时钟输入
- 5个可编程分频器,1至32整数分频比
- 用于输出到输出延迟粗调的相位选择
- 3路独立的1.2 GHz LVPECL输出
加性输出抖动:225 fs RMS
- 2路独立的800 MHz/250 MHz LVDS/CMOS输出
加性输出抖动:275 fs RMS
1路输出提供延迟精调,5位延迟字
- 4线或3线串行控制端口
- 节省空间的48引脚LFCSP封装
技术指标
- Product Description: Multi-Output Clock Generator
- +Supply Voltage (V): 3.3V
- # of Inputs: 1
- # of Outputs: 5
- On-Chip VCO or DCO: No
- Max f-out (MHz): 1200MHz
- Output Logic: CMOS,LVDS,LVPECL
- Random Jitter (ps-RMS): 0.225ps
- I/O Interface: Serial
|
功能框图
应用领域
- 低抖动、低相位噪声时钟分配
- 为高速ADC、DAC、DDS、DDC、DUC、MxFE™转换器提供时钟
- 无线基础设施收发器
- 高性能仪器仪表
- 宽带基础设施
|
订购指南
产品型号 |
封装 |
引脚 |
温度范围 |
包装和数量 |
报价*(100-499) |
报价*1000 pcs |
RoHS |
AD9511BCPZ 产品状态: 量产 |
48 ld LFCSP 7x7mm (5.25EP) |
48 |
工业 |
Tray, 260 |
$ 11.88 |
$ 10.07 |
Y 材料信息 |
AD9511BCPZ-REEL7 产品状态: 量产 |
48 ld LFCSP 7x7mm (5.25EP) |
48 |
工业 |
Reel, 750 |
$ 11.88 |
$ 10.07 |
Y 材料信息 |
开发工具
产品型号 |
描述 |
报价 |
RoHS |
AD9511/PCB 产品状态: 停产 |
Evaluation Board |
$ 0.00 |
否 |
AD9511/PCBZ 产品状态: 量产 |
Evaluation Board |
$ 0.00 |
是 |
AD9511 应用技术支持与电子电路设计开发资源下载
- AD9511 老版数据手册DataSheet 下载 . pdf
- AD9511 新版数据手册DataSheet 下载 . pdf
- ADI 模拟器件公司比较器产品选型指南 . pdf
- Analog Devices, Inc. 美国模拟器件公司产品订购手册 .pdf
- 时钟和定时IC产品介绍 . pdf