概述
ADCLK846 是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz、LVDS/CMOS、扇出缓冲器。可配置范围为6 LVDS至12 CMOS输出,包括LVDS和CMOS输出的组合。两条控制线路用于确定固定模块输出是LVDS输出还是CMOS输出。
时钟输入接受各种单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。表8提供用于各类连接的接口选项。SLEEP引脚使能睡眼模式以关断器件的电源。这款器件采用24引脚LFCSP封装,工作温度范围为−40℃至+85℃的标准工业温度范围。
技术特性
- 可选LVDS/CMOS输出
- 多达6 LVDS(1.2 GHz)或者12 CMOS(250 MHz)输出
- 每通道功耗:<16 mW(工作频率为100 MHz)
- 综合抖动:54 fs(12 kHz至20 MHz)
- 附加宽带抖动:100 fs
- 传播延迟:2.0 ns(LVDS)
- 输出上升/下降时间:135 ps(LVDS)
- 输出至输出偏斜:65 ps(LVDS)
- 睡眠模式
- 引脚可编程控制
- 1.8 V电源
|
功能框图
技术指标
- Product Description: LVDS clock fanout buffer
- +Supply Voltage (V): 1.8V
- # of Inputs: 1
- # of Outputs: 6
- On-Chip VCO or DCO: No
- Max f-out (MHz): 1200MHz
- Output Logic: CMOS,LVDS
- Random Jitter (ps-RMS): 0.1ps
- I/O Interface: Pin Select
|