ADF4196 低相位噪声,快速解决6 GHz 锁相频率合成器
ADF4196频率合成器可以用来在无线接收机和发射机的上变频和下变频部分实现本振(LO),其结构专门设计用来满足基站的GSM/EDGE锁定时间要求,其快速建立功能则使ADF4196非常适合脉冲多普勒雷达应用。
ADF4196由低噪声数字鉴频鉴相器(PFD)和精密差分电荷泵组成。还有一个差分放大器,用来将电荷泵的差分输出转换为外部电压控制振荡器(VCO)的单端电压。Σ-Δ型小数插值器与N分频器一起使用,能够实现可编程模数小数N分频。此外,4位参考(R)分频器和片内倍频器允许PFD输入端的参考信号(REFIN)频率为可选值。
如果频率合成器与外部环路滤波器和VCO一起使用,则可以实现完整的锁相环(PLL)。开关结构确保PLL能在GSM时隙保护期间内建立,而无需第二PLL及相关的隔离开关。与以前的乒乓式GSM PLL结构相比,这种结构能节省成本,降低复杂度,减小PCB面积,并减少屏蔽和特性测试工作。
应用
- GSM/EDGE基站
- PHS基站
- 脉冲多普勒雷达
- 仪器仪表和测试设备
- 波束形成/相控阵系统
产品特点和性能优势- 快速建立小数N
分频PLL结构 - 单个PLL可取代乒乓式频率合成器
- 在5 μs内完成整个GSM频段上的跳频,相位建立时间低于20 µs
- 相位误差:1度rms
(4 GHz RF输出) - 数字可编程输出相位
- 数字可编程输出相位
- RF输入范围最高可达6 GHz
- 三线式串行接口
- 片内低噪声差分放大器
- 相位噪声品质因数:–216 dBc/Hz
- 利用ADIsimPLL可实现环路滤波器设计
| 航空航天和防务 |
数据手册
应用笔记
用户手册
订购信息
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|
ADF4196BCPZ 量产 | 32 ld LFCSP (5x5mm) w/3.1mm exposed pad | OTH 490 | -40 至 85至 | 10.11 | 9.35 | Y |
ADF4196BCPZ-RL7 量产 | 32 ld LFCSP (5x5mm) w/3.1mm exposed pad | REEL 1500 | -40 至 85至 | 0 | 9.35 | Y |
评估板
产品型号 | 描述 | 美金报价 | RoHS |
---|
EV-ADF4196SD1Z | Evaluation Board (No VCO or Loop Filter) | 141 | Y |
EVAL-SDP-CS1Z | SDP-S Controller Board - Interface to EV-ADF4196SD1Z (also required) | 49 | Y |
参考资料