74LVC16374ADL: 16位边沿触发D型触发器;5 V容压(三态)

74LVC16374A和74LVCH16374A是16位边沿触发式触发器,具有用于每个触发器总线保持(仅74LVCH16374A)的独立D类输入以及用于总线应用的三态输出。它由八个正沿触发式触发器的两部分组成。每个八路器件都具有一个时钟输入(nCP)和一个输出使能(nOE)。

触发器会存储它们各自的D输入状态,满足时钟(CP)从低到高转换的建立和保持时间要求。

引脚nOE为低电平时,触发器的内容在输出处可用。引脚nOE为高电平时,输出会进入高阻抗关断状态。输入nOE的操作不会影响触发器的状态。

输入可从3.3 V器件或5 V器件驱动。禁用时,输出上最多可施加5.5 V的电压。这些特性允许在3.3 V和5 V混合电压应用中使用这些器件。

总线保持数据输入无需用外部上拉电阻来保持闲置输入。

74LVC16374ADL: 产品结构框图
Outline 3d SOT370-1
数据手册 (1)
名称/描述Modified Date
16-bit edge-triggered D-type flip-flop; 5 V tolerant; 3-state (REV 11.0) PDF (138.0 kB) 74LVC_LVCH16374A [English]16 Jan 2013
应用说明 (5)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
Pin FMEA for LVC family (REV 1.0) PDF (44.0 kB) AN11009 [English]04 Feb 2011
Power considerations when using CMOS and BiCMOS logic devices (REV 1.0) PDF (100.0 kB) AN263 [English]05 Feb 2002
Interfacing 3 Volt and 5 Volt Applications (REV 1.0) PDF (63.0 kB) AN240 [English]15 Sep 1995
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic shrink small outline package; 48 leads; body width 7.5 mm (REV 1.0) PDF (482.0 kB) SOT370-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
Standard product orientation 12NC ending 118 (REV 2.0) PDF (87.0 kB) SOT370-1_118 [English]19 Apr 2013
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态FamilyVCC (V)功能Logic switching levels说明Package versionOutput drive capability (mA)tpd (ns)fmax (MHz)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74LVC16374ADLActiveLVC1.2 - 3.6D-type flip-flopsCMOS/LVTTLpositive-edge trigger (3-state)SOT370-1+/- 243.8150low-40~1258825.0SSOP4848
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74LVC16374ADLSOT370-1SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
SSOP-TSSOP-VSO-REFLOW SSOP-TSSOP-VSO-WAVE
Reel 13" Q1/T1Active74LVC16374ADL,118 (9352 351 80118)LVC16374A74LVC16374ADLweek 13, 2005123.83.872.58E811
Bulk PackActive74LVC16374ADL,112 (9352 351 80112)LVC16374A74LVC16374ADLweek 13, 2005123.83.872.58E811
16-bit edge-triggered D-type flip-flop; 5 V tolerant; 3-state 74LVC16374ADL
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Pin FMEA for LVC family 74LVC1G123_Q100
Power considerations when using CMOS and BiCMOS logic devices 74AHCT244PW
Interfacing 3 Volt and 5 Volt Applications 74LVC377PW
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
lvc163 IBIS model 74LVC163PW
lvc16374a IBIS model 74LVC16374ADL
plastic shrink small outline package; 48 leads; body width 7.5 mm gtl2000dl
Footprint for reflow soldering 74HC_T_595_Q100
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
Standard product orientation 12NC ending 118 gtl2000dl
74AVCM162836DGG
74LVT162245B