74ALVCH162827DGG: 20位缓冲器/线路驱动器,非反相,带30 Ohm终端电阻(三态)

74ALVCH162827高性能CMOS器件结合了低静态和动态功耗以及高速和高输出驱动能力。

74ALVCH162827 20位缓冲器提供高性能总线接口缓冲,用于宽数据/地址路径或总线进行奇偶校验。 它们具有可实现最大控制灵活性的“与非”输出使能(nOE1、nOE2)。

74ALVCH162827设计在上拉和下拉输出结构中使用30 Ω串联电阻。该设计可降低存储器地址驱动器、时钟驱动器以及总线接收器/发送器等应用中的线路噪声。

为确保上电或掉电期间的高阻抗状态,OE应当通过上拉电阻保持在VCC;电阻的最小值由驱动器的灌电流和源电源能力来确定。

其提供有源总线保持电路,可将闲置或浮动数据输入保持在有效逻辑电平。

74ALVCH162827DGG: 产品结构框图
Outline 3d SOT364-1
数据手册 (1)
名称/描述Modified Date
20-bit buffer/line driver, non-inverting, with 30 Ohm termination resistors (3-state) (REV 1.0) PDF (72.0 kB) 74ALVCH162827 [English]14 Mar 2014
应用说明 (5)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
Ground and VCC Bounce of High-Speed Integrated Circuits (REV 1.0) PDF (25.0 kB) AN223 [English]13 Mar 2013
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English]13 Mar 2013
Interfacing 3 Volt and 5 Volt Applications (REV 1.0) PDF (63.0 kB) AN240 [English]15 Sep 1995
手册 (3)
名称/描述Modified Date
Low voltage CMOS family - LVC (REV 1.0) PDF (2.6 MB) 75017668 [English]10 Jul 2015
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic thin shrink small outline package; 56 leads; body width 6.1 mm (REV 1.0) PDF (506.0 kB) SOT364-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
TSSOP56; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... (REV 4.0) PDF (248.0 kB) SOT364-1_118 [English]15 Apr 2013
支持信息 (1)
名称/描述Modified Date
Footprint for wave soldering (REV 1.0) PDF (16.0 kB) SSOP-TSSOP-VSO-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态Family功能VCC (V)说明Logic switching levelsOutput drive capability (mA)Package versionfmax (MHz)No of bitstpd (ns)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74ALVCH162827DGGActiveALVCBuffers/inverters/drivers2.3 - 3.620-bit buffer/line driver with bus hold and 30 Ohm termination resistors (3-state)LVTTL+/- 12SOT364-1150202.9low-40~859321.0TSSOP5656
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74ALVCH162827DGGSOT364-1SSOP-TSSOP-VSO-WAVETube in DrypackActive74ALVCH162827DGGS (9352 543 70512)ALVCH16282774ALVCH162827DGGAlways Pb-free123.83.872.58E811
Reel 13" Q1/T1 in DrypackActive74ALVCH162827DGGY (9352 543 70518)ALVCH16282774ALVCH162827DGGAlways Pb-free123.83.872.58E811
Bulk PackDiscontinued74ALVCH162827DGG:1 (9352 543 70112)ALVCH16282774ALVCH162827DGGweek 2, 2006123.83.872.58E811
20-bit buffer/line driver, non-inverting, with 30 Ohm termination resistors (3-state) 74ALVCH162827DGG
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Ground and VCC Bounce of High-Speed Integrated Circuits 74ALVC164245DGG-Q100
Live Insertion Aspects of Philips Logic Families 74HC_T_245_Q100
Interfacing 3 Volt and 5 Volt Applications 74LVC377PW
Low voltage CMOS family - LVC 74LVC_H_245A_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
TSSOP56; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or... pcf8576d_automotive
alvch162827 IBIS model 74ALVCH162827DGG
plastic thin shrink small outline package; 56 leads; body width 6.1 mm pcf8576d_automotive
SSOP-TSSOP-VSO-WAVE LPC1114FDH28
74ALVT162827
74LVT16652A