Virtex-6 SXT FPGA 器件
Virtex®-6 SXT FPGA 针对需要超高性能 DSP 和低功耗 6.6Gbps 串行连接功能的系统进行了优化,能够提供最高的 DSP 和存储器资源比。
Virtex-6 SXT FPGA 优点
实现了最高的 DSP 性能和低功耗
- 通过利用 FPGA 固有的并行性来构建高效的滤波器硬件设计和其它复杂功能
- Virtex-6 SX475T FPGA 利用2,016个 DSP48E1 slice 实现了超过 1,000 GMACS(1 x 1012乘累加运算/秒)的性能
- Virtex-6 SXT FPGA 为存储器密集型应用提供了最高的 Block RAM 比:Virtex-6 SX475T FPGA 内超过 38Mb
- 带有25位预加法器、25 x 18乘法器、48位加法器和48位累加器(可级联为96位)的增强型 DSP48E1 slice 架构能够以更少的 Slice 实现高性能
- 低功耗:在38%的翻转率下,各个 DSP48E1 slice 仅消耗 1.09mW/100 MHz 的功率,比上一代 slice 低20%
利用 GTX 收发器与集成式 PCI Express® 和以太网接口模块实现到 DSP 处理器的高带宽接口
- 灵活的多速率 GTX 收发器支持 150Mbps 至 6.6Gbps 的线路速率,并且具有低功耗特性:在 6.6Gbps 的速度下,功耗低于 150mW(典型值)
- 集成式 PCI Express® 接口模块提供 Gen 1 和 Gen 2 连接功能(x1、x2、x4 和 x8)
- 集成式三态以太网媒体访问控制器(MAC)模块提供 IEEE 802.3 兼容 10/100/1000 Mbps 连接功能以及 2.5Gbps 模式,从而能够利用定制协议实现更高的带宽
- 利用 Xilinx 软 IP 核实现串行 RapidIO
利用为 DSP 开发人员量身打造的工具流程实现高效设计
- Xilinx 利用 ISE® Design Suite: DSP Edition 提供为算法、系统和硬件开发人员量身打造的流程和 IP 核
- 利用可以扩展面向 FPGA 设计的常用 MATLAB 和 Simulink® 建模环境,并且包含 System Generator for DSP™ 和 AccelDSP™ 综合工具的流程实现更高的设计生产率
- 利用优化的、用于装配复杂信号处理系统的、比特位和周期准确库实现突破性性能、功耗和成本优势
|
Virtex-6 FPGA 的特性
特点 |
LXT |
SXT |
HXT |
40nm ExpressFabric™ 架构,采用6输入 LUT |
|
|
|
600MHz 时钟管理通道(2 MMCM) |
6 - 18 |
12 - 18 |
12 - 18 |
600MHz block RAM(1,000Kb) |
5.6 - 25.9 |
25.3 - 38.3 |
18.1 - 32.8 |
采用 ChipSync 技术的 1.40Gbps SelectIO |
|
|
|
6.6Gbps GTX 收发器 |
12 - 36 |
12 - 36 |
12 - 48 |
11.18Gbps GTH 收发器 |
- |
- |
24 |
PCI Express(PCIe)端点/根端口模块 |
1 - 2 |
2 |
2 - 4 |
以太网媒体访问控制器模块 |
4 |
4 |
2 - 4 |
600MHz DSP48E1 slice |
288 - 864 |
1,344 - 2,016 |
576 - 864 |
系统监控器和模数转换器 |
|
|
|
第三代 sparse chevron 封装技术 |
|
|
|
增强型配置和比特流保护 |
|
|
|
|
应用技术支持与电子电路设计开发资源下载
更多Virtex-6 SXT 技术资料