CoolRunner-II 技术资料下载

CoolRunner-II Data Sheets
描述 版本 大小
XC2C512 宏单元 CoolRunner-II CPLD

CoolRunner™-II 512 宏单元器件用于高性能、低功率应用。 这样,可以节约高端通信设备的功率,并使电池供电设备高速运转。 由于低功率待机和动态操作,提高了整个系统的可靠性。

ver 3.2 291 KB
XC2C384 CoolRunner-II CPLD

CoolRunner™-II 384 宏单元器件用于高性能、低功率应用。 这样,可以节约高端通信设备的功率,并使电池供电设备高速运转。 由于低功率待机和动态操作,提高了整个系统的可靠性。

ver 3.2 316 KB
XC2C256 CoolRunner-II CPLD

CoolRunner™-II 256 宏单元器件设计用于高性能、低功耗的应用。 这样可节省高端通信设备的功耗,并使电池供电设备高速运转。 由于低功耗待机和动态操作,提高了整个系统的可靠性。

ver 3.2 303 KB
XC2C32A CoolRunner-II CPLD

The CoolRunner™-II 32A-macrocell device is designed for both high performance and low power applications. This lends power savings to high-end communication equipment and high speed to battery operated devices. Due to the low power stand-by and dynamic operation, overall system reliability is improved.

ver 2.1 308 KB
XC2C384 CoolRunner-II CPLD

CoolRunner™-II 384 宏单元器件用于高性能、低功率应用。 这样,可以节约高端通信设备的功率,并使电池供电设备高速运转。 由于低功率待机和动态操作,提高了整个系统的可靠性。

ver 3.2 316 KB
XC2C512 宏单元 CoolRunner-II CPLD

CoolRunner™-II 512 宏单元器件用于高性能、低功率应用。 这样,可以节约高端通信设备的功率,并使电池供电设备高速运转。 由于低功率待机和动态操作,提高了整个系统的可靠性。

ver 3.2 291 KB
XC2C64A CoolRunner-II CPLD

The CoolRunner™-II 64A-macrocell device is designed for both high performance and low power applications. This lends power savings to high-end communication equipment and high speed to battery operated devices. Due to the low power stand-by and dynamic operation, overall system reliability is improved.

ver 2.3 307 KB
CoolRunner-II 用户指南
描述 版本 大小
CPLD I/O 用户指南

本技术文档介绍了各种工作条件下的 I/O 行为。它介绍了如何使用不同的终端模式,如何理解阈值,以及加载是如何影响 I/O 的。

ver 1.0 614 KB
CoolRunner-II 客户公告
描述 版本 大小
XCN11018 - Spartan, Virtex and CoolRunner Series Wire Bond BGA Packaging Material Source Addition

To communicate the addition of new supply sources for wire bond BGA package core and prepreg material for Spartan®/-XL/-II/-IIE/-3/-3E/-3A/-3AN/-3ADSP/-6, XC95XXX, XC95XXXXL, Virtex®, Virtex®-E, Virtex®-II/-ll Pro, and CoolRunner™ and CoolRunner™-II product.

ver 1.0 170 KB
XCN10017 - Adding SUNRISE Plastics Industry Shipping Tray for 28mm x 28mm QFP Packages and 31mm x 31mm BGA Packages

To advice customers that Xilinx has added alternate shipping tray for 28mm x 28mm QFP packages and 31mm x 31mm BGA packages.

ver 1.1 213 KB
XCN09033 - Humidity Indicator Card (HIC) Change

To inform customers of a change to the Humidity Indicator Card (HIC). There is no change to the form, fit, or function.

ver 1.0 67 KB
XCN07022 - Product Discontinuation Notice

Xilinx is discontinuing certain Spartan®, XC4000XL, CoolRunner™, and Programming Solution products.

ver 1.0.2 75 KB
XCN07012 - 许可证牌号 (LPN) 添加至所有的客户标签上

Xilinx 正在世界各地的各个内部仓库中实施仓库管理系统 (WMS)。因此,自 2007 年 8 月起,许可证牌号 (LPN),即唯一跟踪号码,会标示在标签上。产品的形状、尺寸或功能没有变化。

ver 1.0 164 KB
XCN06005 - CoolRunner™-II CPLD OTF SVF 编程问题

由iMPACT特定版本生成的一些SVF文件的错误通告,该错误可导致CoolRunner™-II CPLD 不正确的编程

ver 1.0 38 KB
PCN2003-11 - 转换为环保材料(模型混合物和晶片附属材料) ver 1.1 72 KB
PCN2004-28 - 湿度指示器卡 (HIC) 变更

Xilinx 按照行业标准干封装要求 JEDEC 标准 J-STD-033,将 6 点 HIC 变为 3 点 HIC。

ver 1.0 161 KB
报告 2003-02 - BGA 运输托盘变更

Xilinx 的球形栅格阵列 (BGA) 运输托盘的主要供应商由 Peak 变为 Daewon 和 Kostat。

ver 1.0 43 KB
报告 2002-02 - PDN 政策变更 ver 1.0 19 KB
PDN99004 - Xilinx 各产品系列的晶片和晶圆停售 ver 1.0 24 KB
CoolRunner-II 应用指南
描述 版本 大小
XAPP058 - Xilinx In-System Programming Using an Embedded Microcontroller

The Xilinx high-performance CPLD, FPGA, and configuration PROM families provide in-system programmability, reliable pin locking, and JTAG boundary-scan test capability. This powerful combination of features allows designers to make significant changes and still keep the original device pin-outs, which eliminates the need to re-tool PC boards.

设计文件:

ver 4.1 641 KB
XAPP1047 - CPLD 时序

本应用指南介绍了如何输入 CPLD 的时序约束,以及如何验证已经满足了您的时序约束条件。

ver 1.0 242 KB
XAPP105 - CPLD VHDL 介绍

这里介绍了用于 CPLD 的 VHDL 基础知识。 特别包括有那些能够很好地转化到 CPLD 中的设计实例,使得设计者利用这一强大语言的最佳功能获得 CPLD 设计的最佳性能。

ver 2.0 335 KB
CoolRunner-II 应用指南
描述 版本 大小
XAPP058 - Xilinx In-System Programming Using an Embedded Microcontroller

The Xilinx high-performance CPLD, FPGA, and configuration PROM families provide in-system programmability, reliable pin locking, and JTAG boundary-scan test capability. This powerful combination of features allows designers to make significant changes and still keep the original device pin-outs, which eliminates the need to re-tool PC boards.

设计文件:

ver 4.1 641 KB
XAPP1047 - CPLD 时序

本应用指南介绍了如何输入 CPLD 的时序约束,以及如何验证已经满足了您的时序约束条件。

ver 1.0 242 KB
XAPP105 - CPLD VHDL 介绍

这里介绍了用于 CPLD 的 VHDL 基础知识。 特别包括有那些能够很好地转化到 CPLD 中的设计实例,使得设计者利用这一强大语言的最佳功能获得 CPLD 设计的最佳性能。

ver 2.0 335 KB
XAPP143 - 利用 Verilog 来创建 CPLD 设计

本应用指南对如何将 Verilog 应用到复杂可编程逻辑器件的基本原理进行了阐述。 提供了各种组合逻辑电路实例,如多路复用器、解码器、编码器、比较器和加法器。 还提供了同步逻辑电路实例,如计数器和状态机。

ver 1.0 377 KB
XAPP317 - Power Evaluation Equation for CoolRunner-II CPLD

This application note provides a quick and simple method for estimating power consumption of CoolRunner-II CPLDs. As an alternative to XPower, power can be quickly and easily computed using the provided equation and coefficients as described in this application note.

ver 1.0 71 KB
XAPP329 - 了解真正的 CMOS 输出

本技术文档描述了 CoolRunner™ CPLD 的 CMOS 输出结构,并详细介绍了使用真正的 CMOS(可以实现轨到轨)输出驱动的一些优势。

ver 1.1 67 KB
XAPP336 - 利用 CoolRunner CPLD 设计 16b/20b 编码器/解码器

本技术文档详细介绍了在 Xilinx® CoolRunner™ CPLD 内,用 VHDL 实现面向字节的光纤通道传输编码器和解码器的方法。 CoolRunner CPLD 在现有 CPLD 中功耗最低,并可在任何需要可靠的点到点收发器的网络设计中使用。 CoolRunner CPLD 采用 Fast Zero Power (FZP) 专利设计技巧,来同时提供高性能和低功耗。 这些器件提供 5.0 ns 的管脚到管脚延迟,待机电流低于 100 µA(在 fMAX 情况下,功耗约为其它 CPLD 竞争产品的 1/3)。

ver 1.3 344 KB
XAPP339 - Manchester Encoder-Decoder for Xilinx CPLDs(PDF, , )

This application note provides a functional description of VHDL and Verilog source code for a Manchester Encoder Decoder and discusses the reasons to use Manchester code. The code can be compiled into either the Xilinx XC9572 or XCR3064XL CPLD.

ver 1.3 47 KB
XAPP341 - Xilinx CPLD 中的 UART

本应用指南针对 UART 提供了 VHDL 和 Verilog 源代码的功能描述。 该代码用于 XC95144 和 XCR3128XL CPLD。 本指南还讨论了 UART 的功能。

ver 1.3 27 KB
XAPP342 - XPLA3 I/O单元特性(PDF, , )

本技术文档介绍了Xilinx CoolRunner™ XPLA3 CPLD提供的I/O单元的特性和好处。

ver 1.7 166 KB
XAPP343 - XPLA3 器件的在系统编程

本技术文档简单介绍了利用 XPLA3 CPLD 执行 ISP 操作的方法。

ver 1.0 60 KB
XAPP345 - CoolRunner CPLD 内的 IrDA 和 UART 设计(PDF, , )

本应用指南说明了利用 CoolRunner™ XPLA3 CPLD 实现 IrDA 和 UART 系统的方法。 其中还描述了创建半双工 IrDA 和全双工 UART 接口设计所需的基本构建模块。

ver 1.3 276 KB
XAPP346 - Low Power Tips for CoolRunner Design(PDF, , )

This document details specific implementation techniques which may be used to decrease power consumption in CPLD designs.

ver 1.0 280 KB
XAPP347 - 使用 CoolRunner CPLD 降低处理器功耗(PDF, ver 1.0, 83 KB )

该应用指南描述了利用低功耗 CoolRunner™ CPLD 来降低整个系统功耗的系统设计技术。 利用 CoolRunner CPLD 解除系统微处理器的操作,可以延长处理器的省电模式时间,并能极大的节省功耗。

   
XAPP348 - CoolRunner XPLA3 串行外设接口主机(PDF, ver 1.2, 147 KB )

本技术文档详细描述了在 Xilinx® CoolRunner™ XPLA3 CPLD 中,使用 VHDL 实现串行外设接口 (SPI) 主机。 CoolRunner CPLD 是现有功耗最小的 CPLD,因此成为 SPI 主机的完美目标器件。

   
XAPP349 - CoolRunner XPLA CPLD 8051 微控制器接口(PDF, ver 1.3, 210 KB )

本技术文档详细描述了在 Xilinx® CoolRunner™ XPLA3 CPLD 中,使用 VHDL 实现 8051 微控制器接口。 CoolRunner CPLD 是现有功耗最低的 CPLD,因此成为当今许多流行微控制器的完美接口器件。

   
XAPP353 - CoolRunner XPLA3 SMBus 控制器的实现(PDF, ver 1.1, 141 KB )

本技术文档详细说明了 Xilinx CoolRunner™ XPLA3 256 宏 CPLD 中系统管理总线 (SMBus) 控制器的 VHDL 实现方法。 CoolRunner CPLD 是现有功耗最低的 CPLD,因此成为 SMBus 控制器的完美目标器件。

   
XAPP354 - 使用 Xilinx CPLD 与 NAND Flash 存储器器件接口(PDF, ver 1.1, 417 KB )

本应用指南介绍了使用 Xilinx CoolRunner™ XPLA3 CPLD 实现与 NAND Flash 存储器接口。 CoolRunner CPLD 是现有功率最低的 CPLD,是存储器接口应用的理想目标器件。

   
XAPP355 - 利用 CoolRunner CPLD 实现串行 ADC 接口(PDF, ver 1.1, 407 KB )

本技术文档介绍了在 Xilinx CoolRunner™ XPLA3 CPLD 内控制 Texas Instruments 的 ADS7870 模数转换器 (ADC) 的设计实现。 CoolRunner CPLD 是现有功率最低的 CPLD,是便携式手持应用中用于控制串行 ADC 的理想目标器件。 该技术文档解释了 CoolRunner CPLD 的 VHDL 代码。

   
XAPP358 - 利用 CoolRunner CPLD 实现无线收发器(PDF, ver 1.2, 296 KB )

本技术文档着重介绍了利用 CoolRunner™ CPLD 实现的无线收发器的设计。 利用 CoolRunner 演示板实现无线收发器。 无线收发器是低功耗 CoolRunner CPLD 的理想应用。

   
XAPP371 - CoolRunner-II CPLD Galois Field GF (2^m) 乘法器(PDF, ver 1.0, 4.04 MB )

本应用指南概述了位长和复杂度都增加了的三个 Galois 乘法器解决方案,一步步讲述了生成和验证的过程。

   
XAPP372 - CoolRunner-II Smart Card Reader(PDF, ver 1.1, 586 KB )

This application note describes the implementation of a Smart Card Reader design with a CoolRunner™-II CPLD. Different from most of the software-based smart card reader computer systems, this CoolRunner-II CPLD implementation is a hardware solution. There is no software development needed in this design. This application note explains the low-level protocol of the Smart Card Reader and its hardware implementation.

   
XAPP374 - CryptoBlaze: 8-Bit Security Microcontroller(PDF, ver 1.0, 104 KB )

This application note provides a basic outline for creating a cryptographic processor using CoolRunner™-II devices and a CPLD version of the PicoBlaze™ processor.

   
XAPP375 - 了解 CoolRunner-II 时序模型(PDF, ver 1.5, 133 KB )

本技术文档介绍了 CoolRunner™-II 时序模型。 了解 CoolRunner-II 时序模型是创建能满足理想时序要求的 CPLD 设计的关键。

   
XAPP376 - 了解 CoolRunner-II 逻辑引擎(PDF, ver 1.0, 105 KB )

CoolRunner™-II 属于 Xilinx® CPLD 系列,其提高了复杂可编程逻辑器件的标准。 CoolRunner-II 以其极具竞争力的价格实现了无可匹敌的性能和业界最低的功耗,并提供了各种封装选择。 本应用指南详细说明了 CoolRunner-II CPLD 如何在其 CMOS 架构内创建逻辑。 很可能您永远都不需要知道这些细节,因为设计软件会自动完成您的设计,无需用户指导即可实现最高的速度和最低的功耗。 如果您想了解 CoolRunner-II 施展其魔法的详细内容,本应用指南会有所帮助。 了解 CoolRunner-II 全面信息,还可参照 CoolRunner-II 系列数据手册和各个器件的数据手册。

   
XAPP377 - 利用 CoolRunner-II CPLD 实现低功耗设计(PDF, ver 1.0, 100 KB )

CoolRunner™-II RealDigital CPLD 是为了建立下一代 CPLD 而结合了高性能和低功耗的唯一的 CPLD 系列。 本应用指南介绍了利用 CoolRunner-II CPLD 独特的节能特性而获得最低功耗的设计方法。

   
XAPP378 - 利用CoolRunner-II的高级特性(PDF, ver 1.2, 908 KB )

该应用指南描述如何在Xilinx软件中实现CoolRunner™-II的高级特性。这些特性包括DualEDGE触发寄存器,时钟分配器,CoolCLOCK, DataGATE,施密特触发输入和I/O终止类型。

   
XAPP379 - 利用 CoolRunner-II CPLD 进行高速设计(PDF, ver 1.1, 76 KB )

本应用指南对几种方法进行了描述,当使用 Xilinx® CoolRunner™-II CPLD 系列时,运用这些方法可持续快速地完成设计。 获得这一重要的新 1.8V CPLD 系列的详细信息,请登录 Xilinx 网站 (www.xilinx.com),您还可在网站上找到该系列和单个产品的数据手册。 同时提供其它应用资料。 尤其值得关注的是 XAPP375 和 XAPP376,它们分别讨论了 CoolRunner-II CPLD 的时序,以及宏单元与功能模块 - CoolRunner-II 系列的“逻辑引擎”- 的基本操作。

   
XAPP380 - 利用 CoolRunner-II CPLD 创建交叉点开关(PDF, ver 1.0, 80 KB )

本应用指南针对 N x N 数字交叉点开关提供了 VHDL 源代码的功能描述。 代码被设计具有 8 个输入和 8 个输出,以用于 128 宏单元 CoolRunner™-II CPLD 器件,但也可以很容易地扩展到更高密度的器件中。

   
XAPP381 - CoolRunner-II 演示板(PDF, ver 1.0, 110 KB )

本技术文档介绍了采用 CoolRunner™-II 64 宏单元 CPLD 的演示板。

   
XAPP382 - CoolRunner-II I/O 特性(PDF, ver 1.0, 154 KB )

本技术文档详尽地描述了 CoolRunner™-II CPLD 系列的 I/O 结构。 I/O 引脚具有任何 IC 性能中最显著的从外部能观测到的特征。 本应用指南说明了 I/O 可以和不可以实现的功能及其驱动和性能的限制的详细情况。

   
XAPP383 - 利用 CoolRunner-II CPLD 进行单错校正和双错检测 (SECDED)(PDF, ver 1.0, 60 KB )

本应用指南介绍了利用 CoolRunner™-II CPLD 实现单错校正和双错检测 (SECDED) 设计。 CoolRunner-II 器件是 Xilinx® 最新的 CPLD,它提供低功耗和高速的性能。 完整的 VHDL 设计可在本应用指南中获得。

   
XAPP384 - 将 DDR SDRAM 与 CoolRunner-II CPLD 接口(PDF, ver 1.0, 482 KB )

本技术文档介绍了 CoolRunner™-II CPLD 与双倍数据速率 (DDR) SDRAM 存储器器件接口的参考设计。 创建的参考设计能够在 100 MHz 的工作频率下运行。

   
XAPP385 - CoolRunner-II CPLD I2C Bus Controller Implementation(PDF, ver 1.1, 152 KB )

This document details the VHDL implementation of an I2C controller in a Xilinx CoolRunner-II 256-macrocell CPLD. CoolRunner-II CPLDs are the lowest power CPLDs available, making this the perfect target device for an I2C controller. To obtain the VHDL code described in this document, go to section VHDL Code Download, page 19 for instructions. This design fits both XPLA3 and CoolRunner-II CPLDs. For the CoolRunner XPLA3 CPLD version, please refer to XAPP333, CoolRunner CPLD I2C Bus Controller Implementation.

   
XAPP386 - CoolRunner-II 串行外设接口主机(PDF, ver 1.0, 159 KB )

本技术文档详细描述了在 Xilinx® CoolRunner™-II CPLD 中,使用 VHDL 实现串行外设接口 (SPI) 主机。 CoolRunner CPLD 是现有功耗最小的 CPLD,因此成为 SPI 主机的完美目标器件。 要获得本技术文档所述的 VHDL 代码,请查看第 19 页的 VHDL 代码下载和声明部分。 该设计适合 XC2C256 CoolRunner-II 或 XCR3256XL CoolRunner™ XPLA3 CPLD。 关于 CoolRunner-II CPLD 的版本,请查阅 XAPP348,CoolRunner™ 串行外设接口主机。

设计文件:

   
XAPP387 - CPLD 器件的 PicoBlaze 8-Bit 微控制器(PDF, ver 1.0, 156 KB )

本应用指南描述了采用 CoolRunner™-II CPLD 实现 8-bit 微控制器的设计方法。 PicoBlaze™ 微控制器指令可以进行定制,成为专用微控制器。 CoolRunner-II 器件是 Xilinx® 最新的 CPLD 系列,它提供低功耗和高速的性能。 本应用指南为 PicoBlaze 微控制器设计提供了完整的 VHDL 代码,为其汇编器提供了 C 代码。

   
XAPP389 - 为 CoolRunner-II CPLD 供电(中文版)(PDF, ver 1.0, 330 KB )

通常,施加到板上的电源电压比 CoolRunner™-II CPLD 所需的 1.8V VCCINT 的额定电压要高(或低)。 这些情况下,电源 IC 一般用于执行电源电压所需的 DC/DC 转换。 给这些器件,即稳压器,输入一个未经稳压的电压,然后,器件会输出一个独立于输入电压变化或输出电流波动的稳定电压。 稳压器有很多种不同的类型。 本应用指南对稳压器的每种类型都进行了说明,并给出了一些典型电路来重点说明现有的商用稳压器。

最新英文版本

   
XAPP390 - 利用CoolRunner-II CPLD设计数码相机 (PDF, ver 1.1, 1.68 MB )

本应用指南描述了利用CoolRunner-II™ CPLD的数码相机参考设计。

   
XAPP391 - 利用 CoolRunner-II CPLD 设计 16b/20b 编码器/解码器(PDF, ver 1.0, 343 KB )

本技术文档详细介绍了在 Xilinx® CoolRunner™-II CPLD 内,用 VHDL 实现面向字节的光纤通道传输编码器和解码器的方法。 CoolRunner CPLD 在现有 CPLD 中功耗最低,并可在任何需要可靠的点到点收发器的网络设计中使用。 CoolRunner CPLD 采用 Fast Zero Power™ (FZP) 专利设计技巧,来同时提供高性能和低功耗。 这些器件提供 5.0 ns 的管脚到管脚延迟,待机电流低于 100 µA(在 fMAX 情况下,功耗约为其它 CPLD 竞争产品的 1/3)。

   
XAPP393 - CoolRunner-II CPLD 8051 微控制器接口(PDF, ver 1.0, 108 KB )

本技术文档详细描述了在 Xilinx® CoolRunner™-II CPLD 中,使用 VHDL 实现 8051 微控制器接口。 CoolRunner CPLD 是现有功耗最低的 CPLD,因此成为当今许多流行微控制器的完美接口器件。

   
XAPP394 - 移动 SDRAM 与 CoolRunner-II CPLD 接口(PDF, ver 1.1, 82 KB )

本技术文档介绍了用于接口 CoolRunner™-II CPLD 和低功耗移动 SDRAM 存储器器件的 VHDL 设计。 移动 SDRAM 是无线、手持式、和移动计算应用的理想的存储器解决方案,非常适合与 Xilinx CoolRunner-II 低功耗 CPLD 系列搭配。

   
XAPP395 - 利用 CoolRunner-II CPLD 的 DataGATE(PDF, ver 1.2, 471 KB )

本应用指南概述了设计人员利用 CoolRunner™-II CPLD 的 DataGATE 特性的各种方法。

   
XAPP398 - CompactFlash Card Interface for CoolRunner-II CPLDs(PDF, ver 1.0, 565 KB )

This application note describes the card-side implementation of an 16-bit CompactFlash (CF+)card interface using a CoolRunner™-II CPLD. Included in this implementation are the CIS, Attribute Memory Control and Status Registers, 16-bit Common Memory, and 8-bit I/O Interface. This design can be easily modified to interface to any memory, DSP or microcontroller.

   
XAPP399 - 分配 CoolRunner-II VREF 管脚(PDF, ver 1.1, 147 KB )

CoolRunner™-II CPLD 的灵活性允许用户将任何 I/O 管脚配置为基准电压 (VREF) 管脚。 本技术文档介绍了决定这些 VREF 管脚的数量和布局的不同方法和基本规则。

   
XAPP429 - CoolRunner-II 器件的 5V 耐压技术(PDF, ver 1.0, 210 KB )

本技术文档描述了 5V 信号与 CoolRunner™-II 器件接口的几种不同的方法。 只要电压信号水平超过逻辑器件的最大输入要求,就可以使用这种技术。

   
XAPP432 - Implementing a LIN Controller on a CoolRunner-II CPLD(PDF, ver 1.1, 456 KB )

This application note describes an implementation of a LIN controller on a Xilinx® CoolRunner™-II CPLD. A microcontroller interface is provided, but this could also be implemented as an IP core with minimal effort.

设计文件:

   
XAPP436 - 利用CoolRunner-II CPLD管理功率(PDF, ver 1.2, 426 KB )

该应用指南说明了CoolRunner™-II怎样被多个器件(包括Virtex™-II 和Spartan™-3)用作功率管理器件的。

   
XAPP438 - 针对嵌入式设计的 CoolRunner-II 低成本、低功耗温度计(PDF, ver 1.0, 670 KB )

在 CoolRunner™-II 器件中实现简单的温度控制器。

   
XAPP439 - 针对QFN封装的PCB焊点布局设计和表面安装考虑因素(PDF, ver 1.0, 123 KB )

本应用指南提供了对PCB焊点布局及QFN封装装配的有益指导,以实现最佳可靠性和质量。本指南仅为指导,提倡用户展开实际的学习以实现工艺的优化。

   
XAPP440 - Xilinx CPLD 的上电性能(PDF, ver 1.0, 85 KB )

描述了 CPLD 在上电期间的性能。

   
XAPP444 - CPLD 配件,技巧和窍门(PDF, ver 1.1, 431 KB )

本应用指南有助于引导设计者设计出适合最小的CPLD器件的设计。

设计文件:

xapp444.zip

   
XAPP501 - 配置快速入门指南(PDF, ver 1.4, 249 KB )

本应用指南讨论了针对 Xilinx 复杂可编程逻辑器件 (CPLD)、现场可编程门阵列 (FPGA) 和 PROM 系列的配置和编程选项,并说明了一些用于每个系列的最普遍的配置方法。本技术文档包括针对 Virtex Spartan、XPLA3、XC9500、XC17S00 和 XC18V00 系列的配置快速入门指南。

   
XAPP502 - Using a Microprocessor to Configure Xilinx FPGAs via Slave Serial or SelectMAP Mode(PDF, ver 1.6.1, 356 KB )

In embedded systems, designers can reduce component count and increase flexibility by using a microprocessor to configure an FPGA. C code illustrates the use of either Slave Serial or SelectMAP mode. CPLD design files illustrate a synchronous interface between processor and FPGA.

设计文件:

xapp502.zip

   
XAPP512 - 利用CoolRunner-II实现键盘扫描仪(PDF, ver 1.1, 755 KB )

本应用指南对键盘扫描仪的Verilog源码进行了功能介绍。

设计文件:

xapp512__verilog.zip

   
XAPP693 - Xilinx Platform Flash PROM 和 FPGA 基于 CPLD 的配置与修订管理器(PDF, ver 1.1, 100 KB )

本应用指南对利用 Xilinx CoolRunner-II™ CPLD 来监控 Xilinx Platform Flash 配置 PROM 和 Xilinx Spartan™ 或 Virtex™ 系列 FPGA 之间的配置数据进行了阐述。目的在于确保 FFGA 的可靠配置,同时为保存在 PROM 内的一个或多个配置文件提供修订控制。

设计文件:

   
XAPP784 - 防弹CPLD设计原则(PDF, ver 1.0, 112 KB )

应用指南检查表提供最佳CPLD设计方法。

   
XAPP785 - 利用Xilinx CoolRunner-II CPLD进行水平转换 (PDF, ver 1.0, 78 KB )

本应用指南说明将CoolRunner™-II CPLD用作水平转换器的方法。

   
XAPP799 - An SMBus/I2C-Compatible Port Expander(PDF, ver 1.1.1, 216 KB )

This application note presents a design of a port expander that fits into a CoolRunner™-II XC2C32A device. The port expander is SMBus and I2C compatible.

设计文件:

   
XAPP800 - 利用 CoolRunner-II CPLD 和 SPI 闪存配置 Xilinx FPGA(PDF, ver 1.0, 304 KB )

本应用指南介绍了使用廉价的小型串行外设接口 (SPI) 闪存,配置 Xilinx FPGA,如 Spartan™-IIE 和 Spartan-3 FPGA 的方法。

设计文件:

   
XAPP805 - 使用Xilinx CPLD驱动LED(PDF, ver 1.0, 254 KB )

本应用指南介绍了如何使用Xilinx CPLD驱动LED。

   
XAPP904 - CoolRunner-II特性LCD模块接口 (PDF, ver 1.0, 949 KB )

采用CoolRunner™-II来控制点矩阵LCD模块。包括设计文件。

设计文件:

   
XAPP905 - 使用带 OMAP 的 CoolRunner-II , XScale, i.MX 和其他芯片(PDF, ver 1.0, 48 KB )

使用标准芯片的 CoolRunner™-II CPLDs

   
XAPP906 - 采用 CoolRunner-II CPLD 支持多个 SD 器件(中文版)(PDF, ver 1.1, 474 KB )

本应用指南说明如何使用 CoolRunner™-II 与多个 SD 卡接口。

设计文件:

最新英文版本

   
XAPP910 - 利用CoolRunner-II将计数器/定时器的分辨率加倍(PDF, ver 1.0, 2.08 MB )

本应用指南介绍了使用CoolRunner™-II使计数器与定时器应用的频率分辨率加倍的方法。

   
XAPP914 - 使用 CoolRunner-II CPLD 连接 Intel PXA27x 处理器到硬盘驱动器(PDF, ver 1.0, 115 KB )

本应用指南说明了如何将Intel处理器连接到硬盘驱动器上。

   
XAPP940 - Using Xilinx CPLDs as Motor Controllers(PDF, ver 1.0.1, 112 KB )

This application note documents using a Xilinx® CPLD as a motor controller.

设计文件:

   
XAPP944 - 将 Xilinx CoolRunner-II CPLD 用作数据流开关(PDF, ver 1.0, 55 KB )

本应用指南说明了如何将 Xilinx® CoolRunner™-II CPLD 用作简单的逻辑开关,来快速可靠地在不同 MPEG 视频源中选择。

设计文件:

   
CoolRunner-II 封装规格
描述 版本 大小
FT256/FTG256 - Package Drawing (Fine-Pitch Thin BGA)(application/x-download, ver 1.4, 113 KB )    
CP132 - 材料成份声明数据手册(标准芯片级 BGA)(PDF, ver 1.1, 82 KB )    
PQ208 - 材料成份声明数据手册(标准 PQFP)(PDF, ver 1.2.1, 109 KB )    
TQ144 - 材料成份声明数据手册(标准 TQFP)(PDF, ver 1.2, 81 KB )    
PQ44 - 材料成份声明数据手册(标准 PQFP)(PDF, ver 1.0, 82 KB )    
PQG44 - 材料成份声明数据手册(无铅 PQFP)(PDF, ver 1.0, 75 KB )    
QFG48 - 材料成份声明数据手册(无铅方形扁平封装)(PDF, ver 1.0, 77 KB )    
PQ208/PQG208 - 封装示意图 (PQFP)(PDF, ver 1.2, 155 KB )    
PQ44/PQG44 - 封装示意图 (PQFP)(PDF, ver 1.2, 154 KB )    
QFG32 - 封装示意图(无铅方形扁平封装)(PDF, ver 1.0, 89 KB )    
QFG48 - 封装示意图(无铅方形扁平封装)(PDF, ver 1.0, 89 KB )    
TQ144/TQG144 - Package Drawing (TQFP)(PDF, ver 1.2, 147 KB )    
VQ100/VQG100 - 封装示意图 (VQFP)(PDF, ver 1.2.1, 99 KB )    
VQ44/VQG44 - 封装示意图 (VQFP)(PDF, ver 1.2, 121 KB )    
FG324 - 材料成份声明数据手册(标准精确栅距 (Fine Pitch) BGA)(PDF, ver 1.2, 90 KB )    
CP56 - 材料成份声明数据手册(标准芯片级 BGA)(PDF, ver 1.2, 81 KB )    
PQG208 - 材料成份声明数据手册(无铅 PQFP)(PDF, ver 1.2.1, 80 KB )    
TQG144 - Material Declaration Data Sheet (Pb-free TQFP)(PDF, ver 1.2.1, 80 KB )

设计文件:

   
QFG32 - 材料成份声明数据手册(无铅方形扁平封装)(PDF, ver 1.0, 61 KB )    
HQG208 - 材料成份声明数据手册(无铅散热型 PQFP)(PDF, ver 1.2, 83 KB )    
HQ208 - 材料成份声明数据手册(标准散热型 PQFP)(PDF, ver 1.2, 85 KB )    
PC44 - 材料成份声明数据手册(标准 PLCC)(PDF, ver 1.2, 78 KB )    
CoolRunner-II 白皮书
描述 版本 大小
WP264 - 在数字视频应用中使用 CoolRunner-II CPLD(PDF, ver 1.0, 769 KB )

CoolRunner™-II CPLD 在数字视频应用市场中的应用简介。

   
WP250 - DataGATE 和“休眠模式”的差异(PDF, ver 1.0, 67 KB )

本白皮书讨论了在休眠模式下,使用 DataGATE(输入门控技术)的优势。

   
WP228 - 使用非标准电压给 CoolRunner-II CPLD 供电(PDF, ver 1.1, 143 KB )

本白皮书介绍了 CoolRunner™-II 由非标准 I/O 电压供电时的特性。

   
WP227 - CoolRunner-II DataGATE的实际价值 (PDF, ver 1.1, 130 KB )

本技术文档说明利用DataGATE特性能够极大地节省功率。

   
WP214 - 用 Xilinx CPLD 实现 TTL 功能时的资源占用率(PDF, ver 1.0, 1.35 MB )

本白皮书介绍了用于计算 TTL 逻辑与 Xilinx CPLD 匹配程度的方法。

   
WP202 - 从分立 7400 逻辑器件转向到 CPLD 的优势(PDF, ver 1.2, 549 KB )

本白皮书是关于使用 Xilinx CPLD 代替 7400 分立器件的优势和成本节省方面的内容。

   
WP198 - 手机/终端内的 CoolRunner-II CPLD(PDF, ver 1.0, 84 KB )

手机(欧洲称其为“终端”)是当今电子市场上的最具活力的产品。 从最初的模拟信号开始,手机逐渐演化成具有和复杂 PDA 一样功能的、几乎纯数字的器件。 那些根据高质量本地通话能力来评估手机质量的用户,现在已经把通话清晰度视为既定的事实。 从手机颜色到对流式视频的支持,他们选择手机的特性。 即使是那些购买低成本手机的人们对这类特性的要求也在不断增长:“附加功能”逐渐成为标准。 这种转变使得制造商进退两难,他们要尝试在低成本和人们对新特性不断增长的需求之间作出权衡。 用户应该为所有这些特性花钱吗?还是制造商每月自己支付这些手机成本?

   
WP197 - CipherStream 协议:Coolrunner-II CPLD 如何保护 FPGA IP(PDF, ver 1.0, 109 KB )

创建 FPGA 设计通常并不需要太长的时间。 但是,最近 Xilinx 的一个竞争者刊登了一则广告,声称虽然设计一个 FPGA 可能需要一年时间,但是复制它只需要一秒钟。 FPGA 真的那么不安全吗? 这则广告确实过分夸张,但某些易失性 FPGA 的比特流确实能够复制。 虽然不可能在“一秒钟”内就能完成复制,但是担心设计的不安全却是必要的。 为了减轻您的忧虑,本白皮书将向您展示如何利用 Xilinx CoolRunner™-II CPLD 来保护 FPGA 的比特流和整个设计的安全性。

   
WP196 - 平面显示器中的 Xilinx 器件(PDF, ver 1.0, 297 KB )

根据 CIBC World Markets 和 Equity Research,平面显示器 (FPD) 业已经临界快速发展时期。 因此,它现在可以吸引多种合适的资本投资和研发资源,推动技术创新向观看质量、制造效率和系统集成不断提高的方向发展。 相应地,这些也支撑着用户的需要、突破、年收入增长、和具有使从业公司长期利润不断增长的潜能。 CIBC 相信现在这三个基本条件会合在一起,推动市场前进。 它们是:FPD 的技术和商业成熟性。 大量的产量投资 降低最终销售价格

   
WP171 - CoolRunner-II RealDigital Technology(PDF, ver 1.0, 37 KB )

This white paper provides an overview of the RealDigital technology used in Xilinx CoolRunner™-II CPLDs. RealDigital is the patented design technology used in Xilinx CoolRunner-II CPLDs that enable highperformance and ultra low power consumption in programmable logic devices. RealDigital is a key technology for CoolRunner-II CPLDs that minimizes system current demand and allows small chip-scale packaging options. Low-power designs are enabled through RealDigital by using true CMOS both in process technology and design technique.

   
WP170 - CoolRunner-II CPLDs in Secure Applications(PDF, ver 1.2, 220 KB )

This white paper will discuss the features of Complex Programmable Logic Devices (CPLDs) in general, and CoolRunner™-II devices specifically, that lend validity to some of these claims. It will cover the basics of tamper resistance as well as detail some of the more interesting data-attack methods. Describing the technical value of CoolRunner-II CPLDs in hindering these attacks, it will conclude by summarizing the degree of safety provided by the use of CoolRunner-II devices and outlining additional defensive steps that can help to ensure data security.

   
WP165 - CoolRunner-II Chip Scale Package Details(PDF, ver 1.0, 614 KB )

The two CSP discussed in this white paper are the CP56 and CP132 packages. Due to their small ball spacing and associated layout issues, there are certain topics such as solder mask openings and escape routing concerns which are discussed in this white paper.

   
WP326 - CoolRunner-II CPLDs in Point of Sale Terminals(PDF, ver 1.0, 136 KB )

This White Paper discusses applications for CoolRunner™-II CPLDs in POS and HPOS terminals.

   
WP347 - Using CoolRunner-II CPLDs in Portable Educational Toys(PDF, ver 1.0, 163 KB )

This White Paper shows how the low power CoolRunner™-II CPLD can be used to incorporate new functionality into a portable educational toy quickly, cost effectively, and with very little additional power consumption.

   
CoolRunner-II 开发板与套件文档
描述 版本 大小
CoolRunner-II 评估板参考手册(PDF, ver 1.0, 643 KB )

CoolRunner™-II 评估板参考手册